Biografía
Professor and researcher at Universidad Don Bosco. In charge of topics related with digital signal processing, design of systems, design of analogue circuits, parallel systems design and implementation, also courses of PCB design and modelling of circuits.
I have worked and I am interested in the next research fields: Digital signal processing, design and implementation of embedded systems, design of VLSI systems trough HDL, topics related with design and manufacturing of microelectronics components, design of PCB solutions.
I have experience leading and working with teams of diverse areas to reach a goal. Also, I have reviewed some articles, and I give support and counsel to students' researches.
I have published my research on diverse journals, including Q1.
Currently, working with Floating Point Divisor using a novel divider module, Design and implementation of a FIR for 48 kHz audio signals, and an Adaptative Biometric System for hand-prosthetic control.
Líneas de Investigación
Digital Signal Processing
Embedded systems
HDL desing
Microelectronics
PCB design
VLSI design
Formación Académica
-
Master of Engineering in Microelectronics Manufacturing Engineering
Rochester Institute of Technology · 2018
-
Ingeniero en Electrónica
Universidad Don Bosco · 2004
-
Técnico en Ingeniería Electrónica
Universidad Don Bosco · 2000
Producción Científica
Implementation of a Telegram Chatbot for Clinical Data Processing Through Voice Messages
·
Honduras
·
2025
Monitoring and Processing of Digital Cardiac Signals Using ESP32 and Matlab
·
Honduras
·
2025
Moving Average Filter Block Implementation Using USP-Awadhoot Divider
·
Estonia
·
2024
Novel data dependent divider circuit block implementation for complex division and area critical applications
·
Reino Unido
·
2023
Divider Implementation Based on USP-Awadhoot Division Algorithm For Area Optimization
Conference Proceedings
·
China
·
2021
Area Efficient Hexadecimal Divider Circuit Implementation Based on USP-Awadhoot Division Algorithm
·
Reino Unido
·
2021
Study of Estimation Based Functional Iteration Approximation Dividers
·
Las Vegas
·
2021
Division algorithms - From Past to Present Chance to Improve Area Time and Complexity for Digital Applications.
·
Costa Rica
·
2020
Diseño y simulación de circuito integrado convertidor digital analógico
Artículo de Revista
·
Universidad Don Bosco
·
2016
Proyectos
[2026-VA-IV-2330] "Filtro FIR en tiempo real con optimización de área y energía para audio a 48 kHz en una FPGA
La relevancia del estudio se amplifica por la necesidad de integrar sistemas eficientes y rápidos en la infraestructura digital moderna:
• Necesidad de Velocidad y Previsibilidad: Las FPGAs ofrecen una ventaja crucial sobre otros dispositivos digitales (com…
[2025-VA-IV-2245] Sistema Biométrico Adaptativo para Control de Prótesis de Mano
Las líneas de investigación son: TIC, (Procesamiento de Señales Digitales, y Biomédica), el proyecto apunta a realizar contribuciones en ambas líneas y que además tenga impacto social al buscar aumentar la calidad de vida de las personas que necesitan un…
[2024-VA-IV-2006] Implementation of Floating Point operation for the USP-Divider
La línea de investigación es Microelectrónica, que está vinculada al área de Tecnología/Ingeniería. Con esta investigación se pretende impactar de forma positiva en el desarrollo de la ciencia no solo a nivel nacional sino internacional, como lo demue…
[2023-VA-IV-1881] USP-AWADHOOT DIVIDER use case for signal processing by implementing of filtering.
Área: Tecnología. Líneas de investigación: Procesamiento de señales, sistemas embebidos, inteligencia artificial. La investigación precisamente aborda temas de procesamiento de señales y su aplicación en sistemas embebidos, promoviendo el desarrollo ci…
[2021-VA-IV-1786] Design and Implementation of Complex division module using Awadhoot divider for digital processing signals applications.
El proyecto brinda una nueva forma de realizar divisiones complejas, facilitando su realización y buscando hacerlo de forma más eficiente haciendo uso de un método novel para el procesamiento matemático de esta operación. Se realiza su aplicación en el c…
[2019-VA-IV-1545] Divider Block Circuit Based on Novel Division Process / Algorithm
Se presenta un nuevo algoritmo e implementación de división utilizando principios matemáticos de Vedic. Cuyo propósito es agilizar las divisiones realizadas en los procesadores digitales. Su implementación se realizará en un FPGA para verificar la valide…